Especificación
T5L1 ASIC | Chip de deseño propio DWIN.Produción en masa en 2019, un chip dua core de 600 Mhz, núcleo GUI e núcleo de sistema operativo, 1 MBytes Nin Flash no chip, 512KBytes utilizados para almacenar a base de datos do usuario.Ciclo de reescritura: máis de 100.000 veces |
Cor | 16.7M (16777216) cores |
Tipo LCD | IPS |
Ángulo de visión | 85/85/85/85 (L/R/U/D) |
Tipo de panel | IPS |
Área de visualización (AA) | 74,0 mm (ancho) × 74,0 mm (alto) |
Resolución | 720 × 720 |
Retroiluminación | LED |
Brillo | 300 nits |
Tensión de potencia | 6 ~ 36 V |
Operación actual | VCC = +12 V, retroiluminación activada, 175 mA |
VCC = +12 V, retroiluminación apagada, 80 mA |
Temperatura de traballo | -20 ~ 70 ℃ |
Temperatura de almacenamento | -30 ~ 80 ℃ |
Humidade de traballo | 10%~90%RH |
Baudrate | 3150~3225600bps |
Tensión de saída | Saída 1, Iout = 1mA;3,0 ~ 3,3 V |
Saída 0, Iout =-1mA;0~0,3 V | |
Tensión de entrada | Entrada 1, Iin = 1 mA; 2,4 ~ 5,0 V |
Entrada 0, Iin = -1mA;0~0,5V | |
Interface | UART1:TTL |
Socket | FCC de 50 pines-0,5 mm |
Interface USB | Si |
Ranura SD | SI (formato SDHC/FAT32) |
Versión UI | TA/DGUSⅡ (DGUSⅡ preinstalado) |
Periférico | Panel táctil capacitivo, zumbador |
Dimensión | 115,6 mm (ancho) × 95,8 mm (alto) × 15,6 m (ancho) |
Peso neto | 85 g |
1# | Interface JTAG, pode conectarse a PGT05 (actualización da aplicación subxacente) ou conectarse a HME05 (emulación de depuración) |
2# | Interface USB, conectar a UART1 |
3# | Amplíe a interface Flash, que se pode ampliar a 64 Mbytes NOR FLASH ou 48 Mbytes NOR FLASH+512 Mbytes NAND FLASH.NAND FLASH debe soldarse á posición FLASH 4 |
4# | Interface para gravar tarxetas SD |
5# | Almofada de orificio pasante de 2,54 mm, leva á interface de recursos de usuario, 20 interfaces IO, 3 portos serie UART, 1 porto CAN, 7 interfaces AD, 2 interfaces PWM |
6# | Interfaz de fonte de alimentación de tensión ampla de 6-36 V |
PIN | Definición | Descrición |
1# | GND | Terreo común |
2# | RX4 | Recepción de datos UART4 |
3# | RX5 | Recepción de datos UART5 |
4# | P01 | Eu/O boca |
5# | CRX | Recepción de datos da interface CAN |
6# | RX2 | Recepción de datos UART2 |
7# | P07 | I/O |
8# | P15 | I/O |
9# | P17 | I/O |
10# | P21 | I/O |
11 # | P23 | I/O |
12 # | P25 | I/O |
13 # | P27 | I/O |
14# | P31 | I/O |
15 # | P33 | I/O |
16# | FTX | Recepción de datos do transceptor FSK |
17 # | ADC0 | Entrada AD |
18 # | ADC2 | Entrada AD |
19 # | ADC5 | Entrada AD |
20# | ADC7 | Entrada AD |
21 # | PWM1 | Saída PWM de 16 bits |
22 # | 5V | entrada de enerxía |
23 # | TX4 | Transmisión de datos UART4 |
24 # | TX5 | Transmisión de datos UART5 |
25 # | P0.0 | I/O |
26# | CTX | Transmisión de datos da interface CAN |
27 # | TX2 | Transmisión de datos UART2 |
28 # | P06 | I/O |
29 # | P14 | I/O |
30 # | P16 | I/O |
31 # | P20 | I/O |
32 # | P22 | I/O |
33 # | P24 | I/O |
34# | P26 | I/O |
35 # | P30 | I/O |
36 # | P32 | I/O |
37 # | RSTN | Entrada de reinicio do sistema |
38 # | FRX | Transmisión de datos por transceptor FSK |
39 # | ADC1 | Entrada AD |
40 # | ADC3 | Entrada AD |
41 # | ADC6 | Entrada AD |
42 # | PWM0 | Saída PWM de 16 bits |