Especificación
T5L0 ASIC | Desenvolvido por DWIN.Produción en masa en 2020, 1 MBytes Nin Flash no chip, 128 Kbytes de espazo de almacenamento variable para intercambiar datos co núcleo da CPU do sistema operativo e a memoria.Ciclo de reescritura: máis de 100.000 veces |
Cor | 262K cores | ||
Tipo LCD | TN, LCD TFT | ||
Ángulo de visión | Ángulo de visión normal, valor típico de 70°/70°/30°/40° (L/R/U/D) | ||
Área de visualización (AA) | 154,08 mm (ancho) × 85,92 mm (alto) | ||
Resolución | 800×480 | ||
Retroiluminación | LED | ||
Brillo | DMG80480F070_01WN: 250 nit | ||
DMG80480F070_01WTR: 200 nit |
Tipo | RTP (Panel táctil resistivo) | ||
Estrutura | Película ITO + vidro ITO | ||
Modo táctil | Punto de apoio toque e arrastre | ||
Dureza superficial | 3H | ||
Transmisión de luz | Máis do 80% | ||
A vida | Punteado > 1.000.000 de veces;Ictus > 100.000 veces;150 g de forza, costas e adiante contado como dúas veces |
Tensión de potencia | 3,6 ~ 5,5 V | ||
Operación actual | VCC = +5 V, retroiluminación activada, 410 mA | ||
VCC = +5 V, retroiluminación apagada, 115 mA |
Temperatura de traballo | -10 ℃ ~ 60 ℃ | ||
Temperatura de almacenamento | -20 ℃ ~ 70 ℃ | ||
Humidade de traballo | 10% ~ 90% RH, valor típico de 60% RH |
Baudrate | 3150~3225600bps | ||
Tensión de saída | Saída 1, Iout = 8mA;3,0 ~ 3,3 V | ||
Saída 0, Iout = -8mA;0 ~ 0,3 V | |||
Tensión de entrada(RXD) | Entrada 1; 3,3 V | ||
Entrada 0;0~0,5V | |||
Interface | UART2: TTL; | ||
UART4: TTL;(Só dispoñible despois da configuración do SO) | |||
UART5: TTL; (Só dispoñible despois da configuración do SO | |||
Formato de datos | UART2: N81; | ||
UART4: N81/E81/O81/N82;4 modos (configuración do sistema operativo) | |||
UART5: N81/E81/O81/N82;4 modos (configuración do sistema operativo) | |||
Socket | 50Pin_0,5 mm FPC | ||
Flash | 8M bytes |
PIN | Definición | E/S | Descrición funcional |
1 | +5 V | I | Fonte de alimentación, DC3.6-5.5V |
2 | +5 V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | ADC de 5 entradas.Resolución de 12 bits en caso de alimentación de 3,3 V.Entrada 0-3,3 V Voltaxe.Excepto AD6, os datos restantes envíanse ao núcleo do sistema operativo a través de UART3 tempo real con frecuencia de mostraxe de 16 KHz.Pódense usar AD1 e AD5 paralelo, e AD3 e AD7 pódense usar en paralelo, o que equivale a dous Muestreo de 32 KHz AD.AD1, AD3, AD5, AD7 poden usarse en paralelo, que é igual a un AD de mostraxe de 64 KHz;os datos súmase 1024 veces e despois divídese por 64 para obter un valor AD de 64 Hz de 16 bits mediante sobremostraxe. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3.3 | O | Saída de 3,3 V, carga máxima de 150 mA. |
12 | SPK | O | MOSFET externo para conducir zumbador ou altofalante.A resistencia externa de 10K debe ser tirado cara ao chan para garantir que o encendido é baixo. |
13 | SD_CD | IO | Interface SD/SDHC, o SD_CK conecta un capacitor de 22pF a GND preto a interface da tarxeta SD. |
14 | SD_CK | O | |
15 | SD_D3 | IO | |
16 | SD_D2 | IO | |
17 | SD_D1 | IO | |
18 | SD_D0 | IO | |
19 | PWM0 | O | 2 Saída PWM de 16 bits.A resistencia externa de 10K debe ser tirada cara abaixo o chan para garantir que o encendido estea baixo nivel.O núcleo do sistema operativo pódese controlar en tempo real mediante UART3 |
20 | PWM1 | O | |
21 | P3.3 | IO | Se se utiliza RX8130 ou SD2058 I2C RTC para conectarse a ambas IO, SCL debe estar conectado a P3.2 e SDA conectado a P3.3 en paralelo con resistencia de 10K pull-up a 3.3V. |
22 | P3.2 | IO | |
23 | P3.1/EX1 | IO | Pódese usar como unha entrada de interrupción externa 1 ao mesmo tempo, e admite modos de interrupción de nivel de baixa tensión ou de bordo posterior. |
24 | P3.0/EX0 | IO | Pódese usar como unha entrada de interrupción externa 0 ao mesmo tempo, e admite modos de interrupción de nivel de baixa tensión ou de bordo posterior. |
25 | P2.7 | IO | Interface IO |
26 | P2.6 | IO | Interface IO |
27 | P2.5 | IO | Interface IO |
28 | P2.4 | IO | Interface IO |
29 | P2.3 | IO | Interface IO |
30 | P2.2 | IO | Interface IO |
31 | P2.1 | IO | Interface IO |
32 | P2.0 | IO | Interface IO |
33 | P1.7 | IO | Interface IO |
34 | P1.6 | IO | Interface IO |
35 | P1.5 | IO | Interface IO |
36 | P1.4 | IO | Interface IO |
37 | P1.3 | IO | Interface IO |
38 | P1.2 | IO | Interface IO |
39 | P1.1 | IO | Interface IO |
40 | P1.0 | IO | Interface IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | IO | Interface IO |
46 | P0.1 | IO | Interface IO |
47 | CAN_TX | O | Interface CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (porto serie UART2 do núcleo do sistema operativo) |
50 | UART2_RXD | I |