Pantalla táctil intelixente de 5 polgadas
Modelo: DMG85480F050_01W

Pantalla LCD DWIN 480*RGB*854, COF

Características:

● Baseado en T5L0, que executa o sistema DGUS II.

● 5 polgadas, resolución de 480*854 píxeles, 262K cores, IPS-TFT-LCD, gran ángulo de visión.

● Proceso de laminación de cadros LCD e TP, cunha alta fiabilidade estrutural.

● Aspecto TP opcional de negro, branco e negro integrado/sen TP.

● Estrutura COF.Todo o circuíto principal da pantalla intelixente está fixado no FPC de LCM, caracterizado por unha estrutura lixeira e delgada, baixo custo e produción sinxela.

● 50 pinos, incluíndo IO, UART, CAN, AD e PWM do núcleo da CPU do usuario para facilitar o desenvolvemento secundario.


Especificación

Descrición

Etiquetas de produtos

Vídeo

Especificación

DMG85480F050_01W
Información ASIC
T5L0 ASIC T5L0 ASIC é un ASIC de dobre núcleo dun só chip de baixo consumo, rendible, GUI e aplicación altamente integrado deseñado por DWIN Technology para LCD de pequeno tamaño e producido en serie en 2020.
Mostrar
Cor 262K cores
Tipo LCD IPS-TFT-LCD,
Ángulo de visión Anxo de visión ampla, valor típico de 85°/85°/85°/85° (L/R/U/D)
Resolución 480×854
Retroiluminación LED
Brillo DMG85480F050_01WN:400nit
DMG85480F050_01WTC:350nit
DMG85480F050_01WTCZ01:350nit
DMG85480F050_01WTCZ02:100nit
Toque parámetros
Tipo CTP (Panel táctil capacitivo)
Estrutura Estrutura G+G
Modo táctil Punto de apoio toque e arrastre
Dureza superficial 6H
Transmisión de luz Máis do 90%
A vida Máis de 1.000.000 de veces tocar
Tensión e corrente
Tensión de potencia 3,6 ~ 5,5 V, valor típico de 5 V
Operación actual VCC=5V, luz de fondo máxima, 300mA
VCC = 5 V, retroiluminación apagada, 95 mA
Proba de fiabilidade
Temperatura de traballo -10 ℃ ~ 60 ℃
Temperatura de almacenamento -20 ℃ ~ 70 ℃
Humidade de traballo 10% ~ 90% RH, valor típico de 60% RH
Interface
Interface de usuario 50Pin_0,5 mm FPC
Baudrate 3150~3225600bps
Tensión de saída Saída 1; 3,0~3,3 V
Saída 0;0~0,3 V
Tensión de entrada
(RXD)
Entrada 1; 3,3 V
Entrada 0;0~0,5V
Interface UART2: TTL;
UART4: TTL;(Só dispoñible despois da configuración do SO)
UART5: TTL; (Só dispoñible despois da configuración do SO
Formato de datos UART2: N81;
UART4: N81/E81/O81/N82;4 modos (configuración do SO)
UART5: N81/E81/O81/N82;4 modos (configuración do SO)
Interface Externa
Pin Definición E/S Descrición funcional
1 5V I Fonte de alimentación, DC3.6-5.5V
2 5V I
3 GND GND GND
4 GND GND
5 GND GND
6 AD7 I ADC de 5 entradas.Resolución de 12 bits en caso de alimentación de 3,3 V.Tensión de entrada 0-3,3 V.Excepto AD6, os datos restantes envíanse ao núcleo do sistema operativo a través de UART3 en tempo real cunha frecuencia de mostraxe de 16 KHz.AD1 e AD5 pódense usar en paralelo, e AD3 e AD7 poden usarse en paralelo, o que equivale a dous AD de mostraxe de 32 KHz.AD1, AD3, AD5, AD7 poden usarse en paralelo, o que equivale a un AD de mostraxe de 64 KHz;os datos súmanse 1024 veces e despois divídense por 64 para obter un valor AD de 64 Hz de 16 bits mediante sobremostraxe.
7 AD6 I
8 AD5 I
9 AD3 I
10 AD1 I
11 +3.3 O Saída de 3,3 V, carga máxima de 150 mA.
12 SPK O MOSFET externo para conducir zumbador ou altofalante.A resistencia externa de 10K debe ser tirada cara ao chan para garantir que o encendido sexa de baixo nivel.
13 SD_CD E/S Interface SD/SDHC, o SD_CK conecta un capacitor de 22pF a GND preto da interface da tarxeta SD.
14 SD_CK O
15 SD_D3 E/S
16 SD_D2 E/S
17 SD_D1 E/S
18 SD_D0 E/S
19 PWM0 O 2 Saída PWM de 16 bits.A resistencia externa de 10K debe ser tirada cara ao chan para garantir que o encendido sexa de baixo nivel.O núcleo do sistema operativo pódese controlar en tempo real mediante UART3
20 PWM1 O
21 P3.3 E/S Se se usa RX8130 ou SD2058 I2C RTC para conectarse a ambos IO, SCL debe estar conectado a P3.2 e SDA conectado a P3.3 en paralelo cunha resistencia de 10K pull-up a 3,3V.
22 P3.2 E/S
23 P3.1/EX1 E/S Pódese usar como unha entrada de interrupción externa 1 ao mesmo tempo e admite os modos de interrupción de nivel de baixa tensión ou de bordo posterior.
24 P3.0/EX0 E/S Pódese usar como entrada de interrupción externa 0 ao mesmo tempo e admite modos de interrupción de nivel de baixa tensión ou de bordo posterior.
25 P2.7 E/S Interface IO
26 P2.6 E/S Interface IO
27 P2.5 E/S Interface IO
28 P2.4 E/S Interface IO
29 P2.3 E/S Interface IO
30 P2.2 E/S Interface IO
31 P2.1 E/S Interface IO
32 P2.0 E/S Interface IO
33 P1.7 E/S Interface IO
34 P1.6 E/S Interface IO
35 P1.5 E/S Interface IO
36 P1.4 E/S Interface IO
37 P1.3 E/S Interface IO
38 P1.2 E/S Interface IO
39 P1.1 E/S Interface IO
40 P1.0 E/S Interface IO
41 UART4_TXD O UART4
42 UART4_RXD I
43 UART5_TXD O UART5
44 UART5_RXD I
45 P0.0 E/S Interface IO
46 P0.1 E/S Interface IO
47 CAN_TX O Interface CAN
48 CAN_RX I
49 UART2_TXD O UART2 (porto serie UART2 do núcleo do sistema operativo)
50 UART2_RXD I
Aplicación

COFpu


  • Anterior:
  • Seguinte:

  • Principio de funcionamento da función共用 COF开发流程图

    Produtos relacionados